7/26/2019 laboratorio electrnica anloga
1/34
7/26/2019 laboratorio electrnica anloga
2/34
7/26/2019 laboratorio electrnica anloga
3/34
7/26/2019 laboratorio electrnica anloga
4/34
7/26/2019 laboratorio electrnica anloga
5/34
7/26/2019 laboratorio electrnica anloga
6/34
7/26/2019 laboratorio electrnica anloga
7/34
7/26/2019 laboratorio electrnica anloga
8/34
7/26/2019 laboratorio electrnica anloga
9/34
7/26/2019 laboratorio electrnica anloga
10/34
7/26/2019 laboratorio electrnica anloga
11/34
7/26/2019 laboratorio electrnica anloga
12/34
7/26/2019 laboratorio electrnica anloga
13/34
7/26/2019 laboratorio electrnica anloga
14/34
7/26/2019 laboratorio electrnica anloga
15/34
7/26/2019 laboratorio electrnica anloga
16/34
7/26/2019 laboratorio electrnica anloga
17/34
7/26/2019 laboratorio electrnica anloga
18/34
7/26/2019 laboratorio electrnica anloga
19/34
7/26/2019 laboratorio electrnica anloga
20/34
7/26/2019 laboratorio electrnica anloga
21/34
Laboratorio 14
Sistemas de mltiples etapas
Cmo se hizo?
En esta prctica se busca estudiar un sistema, el cual va estar configurado por mltiples etapas. En este
caso se us: Etapa de amplificacin, Etapa de seguidor y Etapa de Potencia.
A su vez con estas examinar el comportamiento, funcionamiento y acople de las diferentes etapas.
eniendo en cuenta las diferentes configuraciones !ue se dan al tener el circuito "# y el circuito A#,
realizar lo !ue ser$a un amplificador de audio.
A travs de lo visto en la clase terica de electrnica anloga y en conjunto con laclase de laboratorio, se busc implementar un sistema de mltiples etapas. En elcual se dese que la primera etapa fuera de acople de seal, quiere decir que laimpedancia de entrada sea alta, una etapa de ganancia, en la cual se puso en ! yuna salida para una carga pequea, en este caso fue una resistencia de "! #. Acada etapa se le midi su polari$acin en %&. 'ambin se veri(co la impedancia desalida, ganancia de voltaje y respuesta en frecuencia de todo el sistema.
Cmo se hizo?
)e comien$a reali$ando la primera etapa del circuito, la cual consta de unampli(cador por medio de divisor de voltaje cuya ganancia tiene que ser de !, porlo que se procede con el clculo de las resistencias partiendo de *c, *e y *+, luegose prosigue con el clculo de las resistencias *" y *, las capacitancias y se siguecon el anlisis del circuito en A&, teniendo en cuenta la resistencia interna delgenerador. )e sigue con el diseo de un emisor seguidor con con(guracin%arlington, con el (n de obtener una gran ampli(cacin de corriente, para terminar,
con la etapa (nal de potencia la cual debe reali$ar un aumento en la amplitud de laseal, que tambin contribuye con el factor de amortiguamiento en el circuito.
Diseo General
7/26/2019 laboratorio electrnica anloga
22/34
Simulacin
7/26/2019 laboratorio electrnica anloga
23/34
Etapa de amplicacin
Diseo
7/26/2019 laboratorio electrnica anloga
24/34
C!lculos
)e toma el beta del transistor de "-!, adems de un voltaje colector emisor de .v
ic=5mA
ib=5mA
180=27.7uA
iR1=11 (27.7uA )=305,5uA
iR1=10 (27.7uA)=207,77uA
/0 1.2341mA40!,!56
AV=RCRL
11=
RCRL
AV 1=
RCRL
50=22
1=22
'=180
7/26/2019 laboratorio electrnica anloga
25/34
7in0*"88*889:*E"
7in0";
7/26/2019 laboratorio electrnica anloga
26/34
7/26/2019 laboratorio electrnica anloga
27/34
Etapa de se"uidor con con"uracin Darlin"ton
Diseo
C!lculos
)e utili$a un 9"0 !! y 90"!!
VRE2=VCC
2=
12
2=6V
*E *l
*E "
*E0"!!
Top Related